LCMXO2-4000HC-4TG144C Lauko programuojama vartų matrica 4320 LUT 115 IO 3.3V 4 greičiai
♠ Produkto aprašymas
Produkto atributas | Atributo reikšmė |
Gamintojas: | Grotelės |
Produkto kategorija: | FPGA - lauko programuojamas vartų masyvas |
RoHS: | Išsami informacija |
Serija: | LCMXO2 |
Loginių elementų skaičius: | 4320 LE |
Įvesčių / išvesčių skaičius: | 114 įvesties/išvesties |
Maitinimo įtampa - Min.: | 2,375 V |
Maitinimo įtampa - maks.: | 3,6 V |
Minimali darbinė temperatūra: | 0 °C |
Maksimali darbinė temperatūra: | + 85 °C |
Duomenų perdavimo sparta: | - |
Siųstuvų-imtuvų skaičius: | - |
Montavimo stilius: | SMD/SMT |
Pakuotė / dėklas: | TQFP-144 |
Pakuotė: | Dėklas |
Prekės ženklas: | Grotelės |
Paskirstyta RAM: | 34 kbit/s |
Įterptoji blokinė RAM – EBR: | 92 kbit/s |
Maksimalus veikimo dažnis: | 269 MHz |
Jautrus drėgmei: | Taip |
Loginių masyvų blokų skaičius – LAB: | 540 LAB |
Darbinė maitinimo srovė: | 8,45 mA |
Darbinė maitinimo įtampa: | 2,5 V / 3,3 V |
Produkto tipas: | FPGA - lauko programuojamas vartų masyvas |
Gamyklinės pakuotės kiekis: | 60 |
Subkategorija: | Programuojamos loginės integrinės grandinės |
Bendra atmintis: | 222 kbit/s |
Prekinis pavadinimas: | MachXO2 |
Vieneto svoris: | 0,046530 uncijos |
1. Lanksti loginė architektūra
Šeši įrenginiai su 256–6864 LUT4 ir 18–334Įvestis/išvestis
2. Itin mažos galios įrenginiai
Pažangus 65 nm mažos galios procesas
Mažiausias budėjimo režimo energijos suvartojimas – vos 22 μW
Programuojamas mažo svyravimo diferencialinis įėjimas/išėjimas
Budėjimo režimas ir kitos energijos taupymo parinktys
3. Įterptinė ir paskirstyta atmintis
Iki 240 kbit/sysMEM™ įterptųjų blokų RAM
Iki 54 kbit/s paskirstytosios RAM atminties
Speciali FIFO valdymo logika
4. Lustinė vartotojo „flash“ atmintis
Iki 256 kbit/s vartotojo „flash“ atminties
100 000 įrašymo ciklų
Pasiekiama per WISHBONE, SPI, I2C ir JTAGsąsajos
Gali būti naudojamas kaip programinės įrangos procesoriaus PROM arba kaip „Flash“ atmintisatmintis
5. Iš anksto suprojektuotas šaltinio sinchroninisĮvestis/išvestis
DDR registrai įvesties/išvesties elementuose
Speciali pavarų logika
7:1 ekrano įvesties/išvesties perdavimo santykis
Bendroji DDR, DDRX2, DDRX4 atmintis
Dedikuota DDR/DDR2/LPDDR atmintis su DQSparama
6. Didelio našumo, lankstus įvesties / išvesties buferis
Programuojamas sysI/O™ buferis palaiko platųsąsajų asortimentas:
LVCMOS 3.3/2.5/1.8/1.5/1.2
LVTTL
PCI
LVDS, magistralinis LVDS, MLVDS, RSDS, LVPECL
SSTL 25/18
HSTL 18
MIPI D-PHY emuliacija
Schmitt trigerio įėjimai, iki 0,5 V histerezės
Įvesties/išvesties palaikymas karštųjų lizdų kūrimui
Diferencialinis nutraukimas luste
Programuojamas pakėlimo arba nuleidimo režimas
7. Lankstus integruotas takto signalas
Aštuoni pagrindiniai laikrodžiai
Iki dviejų kraštinių taktų, skirtų didelės spartos įvesties / išvesties procesamssąsajos (tik viršutinė ir apatinė pusės)
Iki dviejų analoginių PLL viename įrenginyje su daliniu ndažnio sintezė
Platus įvesties dažnių diapazonas (nuo 7 MHz iki 400 MHz)MHz)
8. Nepastovus, be galo perkonfigūruojamas
Momentinis įjungimas – įsijungia per mikrosekundes
Vieno lusto, saugus sprendimas
Programuojamas per JTAG, SPI arba I2C
Palaiko nepastovių duomenų foninį programavimąatmintis
Papildoma dviguba įkrova su išorine SPI atmintimi
9. TransFR™ rekonfigūracija
Lauko logikos atnaujinimas sistemai veikiant
10. Patobulintas sistemos lygio palaikymas
Lustuose sustiprintos funkcijos: SPI, I2C,laikmatis/skaitiklis
Lusto osciliatorius su 5,5 % tikslumu
Unikalus „TraceID“ sistemos sekimui
Vienkartinio programavimo (OTP) režimas
Vienas maitinimo šaltinis su ilgesniu veikimo laikudiapazonas
IEEE 1149.1 standarto ribų skenavimas
IEEE 1532 suderinamas sisteminis programavimas
11. Platus paketų pasirinkimas
TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA,fpBGA, QFN korpuso parinktys
Mažo dydžio pakuočių variantai
Mažas kaip 2,5 mm x 2,5 mm
Palaikoma tankio migracija
Pažangi pakuotė be halogenų